Treść książki

Przejdź do opcji czytnikaPrzejdź do nawigacjiPrzejdź do informacjiPrzejdź do stopki
26
Moduł1.Podstawytechnikinformatycznychikomunikacyjnych
MatoodróżniaćpamięciRAModpamięciodostępiesekwencyjnym,np.rejestrów,oraz
pamięcitylkodoodczytuROM(ang.ReadOnlyMemory).
WpamięciRAMprzechowywaneaktualniewykonywaneprogramy,danewej-
ścioweorazwynikipracyprocesora.ZawartośćpamięciRAMjesttraconapowyłącze-
niukomputera.
ObecnienarynkudostępnepamięciSDRAM(ang.SynchronousDynamicRandom
AccessMemory),DDRSDRAM,określanaczasemjakoDDR1),DDR2orazDDR3
(rys.7,8).
Rysunek7.PamięćoperacyjnaDDRSDRAM
fot.VEDIUS
Rysunek8.PamięćDDR2
fot.INT-MEDIA
PamięciSDRAMmają168pinówidwaprzedziały.Jesttopamięćdynamiczna(od-
świeżana)isynchroniczna.Synchronizacjapoleganadziałaniuzgodniezprzebiegiem
taktuzegaraprocesora(współpracazmagistraląsystemową).PamięćSDRAMprzesyła
1bitwciągujednegotaktuzegara.PamięćSDRAMjesttaktowanaczęstotliwościami
66MHz,100MHzi133MHz.Produkowanebyłykościopojemności32,64,128,256
i512MB.ProdukcjazostałazaprzestanawrazzpojawieniemsiępamięciDDR1iDDR2.
DDRSDRAM(ang.DoubleDataRateSynchronousDynamicRandomAccessMe-
mory)torównieżpamięćoswobodnymdostępie(wkażdejprocesormożeodczytać
dowolnedaneznajdującesięwtejpamięci).DDRSDRAMjestpamięciądynamiczną,
odświeżanąodpowiednimsygnałemzukładuodświeżaniapamięciorazsynchroniczną
ponieważdziałazgodniezsygnałemtaktującymmagistralisystemowej.DDRoznacza
podwójnąprzepustowośćpamięci,couzyskanozapomocąprzesyłaniasygnałuzarówno
narosnącym,jakiopadającymzboczucykluzegarowego.PamięćDDRSDRAMma
dwasposobyoznaczeń:DDR–nnn,np.DDR-333lubPC–nnnn,np.PC–2700.Liczba
poDDRokreśladwukrotnączęstotliwośćmagistralipamięci,czyliczęstotliwość,zjaką
pamięćmożepracować.LiczbapoPCdotyczyprzepustowościprzypadającejna1kanał
pamięci.ProdukcjępamięciDDRSDRAMrozpoczętow1999r.